Untitled Document
|
|
|
Số đăng ký KQ |
2011-54-757 |
|
Tên nhiệm vụ |
Nghiên cứu, phát triển phương pháp thiết kế và chế tạo chip vi xử lý kiểu RISC - Phần 2: Nghiên cứu thiết kế và chế tạo thử nghiệm chip vi xử lý RISC 32 Bit VN1632-01 |
|
Tổ chức chủ trì |
Ttâm NCĐT thiết kế vi mạch |
|
Cơ quan chủ quản |
ĐHQG TP. Hồ Chí Minh |
|
Cấp quản lý nhiệm vụ |
Quốc gia |
|
Thuộc chương trình |
KC.01.08/06-10 |
|
Chủ nhiệm nhiệm vụ |
Ngô Đức Hoàng, ThS |
|
Cán bộ phối hợp |
Hầu Nguyên Thanh Hoàng, ThS; Ngô Quang Vinh, ThS; Dương Văn Khanh, KS; và những người khác |
|
Lĩnh vực nghiên cứu |
2. Khoa học kỹ thuật và công nghệ |
|
Thời gian
bắt đầu |
2007 |
|
Thời gian
kết thúc |
2009 |
|
Năm viết
báo cáo |
2011 |
|
Nơi viết
báo cáo |
Hà Nội |
|
Số trang |
722 tr. |
|
Tóm tắt |
Trình bày kết quả nghiên cứu thiết kế lõi soft IP vi xử lý 32 BIT RISC VN1632-01 dùng cho FPGA và ASIC. Thực hiện kiểm tra định TIMING và POWER cho toàn bộ các khối bằng VSC. Xây dựng bộ phần mềm cho chip VXL VN1632-01. Mô tả bộ KIT thử nghiệm dùng chip 32 BIT VN1632-01. Đánh giá tính khả thi và hiệu quả kinh tế của công nghệ. Biên soạn tài liệu hướng dẫn sử dụng chip 32 BIT VN1632-01 |
|
Từ khoá |
Bộ vi xử lý; Chíp máy tính |
|
Nơi lưu trữ |
24 Lý Thường Kiệt, Hà Nội |
|
Ký hiệu kho |
8956-1 |
|
|
|
Trạng thái |
Đã nghiệm thu |
|
|
Tìm kiếm cơ bản Tìm kiếm nâng cao
|
Copyright © by NASATI
Tel: 04-39349923 -
Fax: 04-39349127
|
|